Keysight, Synopsys und Ansys fördern RFIC-Halbleiter-Entwicklung

Keysight Technologies, Synopsys und Ansys haben einen neuen Referenz-Design-Flow für TSMC N4P RF angekündigt, die neueste 4nm-Radiofrequenz-FinFET-Prozesstechnologie der Silizium-Foundry. Der Referenz-Flow basiert auf der Synopsys-Custom-Design-Familie und integriert die Ansys-Multiphysics-Plattformen. Damit soll Anwendenden, die eine offene HF-Designumgebung mit höherer Vorhersagegenauigkeit und Produktivität suchen, eine komplette HF-Designlösung zur Verfügung stehen. Durch die validierte Integration mit RFIC-Design und interaktiven elektromagnetischen Analysewerkzeugen von Keysight sowie Signoff Power Integrity und EM-Modellierung von Ansys sollen Entwickler passende Lösungen vorliegen haben.

Produktionsanlage eines Silizium Wafers.
Produktionsanlage eines Silizium Wafers.Bild: Ansys Germany GmbH

Der 4nm-RF-Design-Referenz-Flow von TSMC soll in der Custom Compiler Design- und Layout-Umgebung von Synopsys die Durchlaufzeit des Designs und die Layout-Produktivität verbessern. Die Zertifizierung des Referenz-Design-Flows umfasst eine strenge Validierung des 4nm RF Process Design Kits (PDK) von TSMC unter Verwendung von Designkomponenten, einschließlich rauscharmer Verstärker (Low Noise Amplifiers, LNAs) unter 6GHz und LC-gestimmter spannungsgesteuerter Oszillatoren (LC VCOs). Der Referenz-Workflow umfasst branchenführende Werkzeuge für die effiziente Synthese passiver Bauelemente, die Extraktion von EM-Modellen, die thermisch orientierte Elektromigrationsanalyse unter Einbeziehung des Bauelementmetalls und die Post-Layout-Extraktion mit korrekter Handhabung von CUI-Strukturen (Circuit Under Inductor).

Zusätzlich zum Synopsys Custom Compiler umfasst der offene, moderne Referenz-Flow: Golden Signoff-Genauigkeit, Schaltungssimulationsleistung von Synopsys-PrimeSim-Simulationswerkzeugen und PrimeSim Reliability Environment sowie Signoff-Lösungen für physikalische Verifikation und Extraktion von Synopsys IC Validator und Synopsys StarRC.

„Keysight, Synopsys und Ansys haben ihre strategische Technologiekooperation mit TSMC erweitert, um die nächste Stufe des HF-Designs für die fortschrittliche 4nm-HF-Technologie zu erreichen“, sagte Niels Faché, General Manager bei Keysight EDA. „Wir haben die Erfahrung gemacht, dass HF-Designer mit dem Einsatz von Lösungen und Prozessen der älteren Generation zu kämpfen haben, die nie für die heutigen 5G/6G System-on-Chip und HF-Subsystem-Designs entwickelt wurden. Neue Effekte, die vom Layout abhängig sind, machen eine detaillierte Simulation und Modellierung, die genau abgenommen werden kann, zu einem Muss. Andere kommerzielle Tools und Workflows berücksichtigen diese neuesten Foundry-Anforderungen nicht immer und sind oft nicht in der Lage, moderne analoge Designs mit Hunderten von gekoppelten Signal-Ports zu modellieren.“

„Multiphysics stellt unsere Kunden vor neue Herausforderungen bei der Optimierung von Leistung, Fläche, Zuverlässigkeit und Performance, da die HF-Frequenzen in den Millimeterwellen- und Sub-THz-Bereich steigen“, sagte John Lee, Vice President und General Manager, Electronics, Semiconductor, Optics Business bei Ansys. „Der Erfolg unserer Kunden hängt von der Anwendung der besten Lösungen im gesamten Design-Flow ab. Gemeinsam mit Keysight und Synopsys arbeitet Ansys eng mit TSMC zusammen, um unsere branchenführende Power-Integrity- und elektromagnetische Modellierungstechnologie in einem benutzerdefinierten Design-Flow zur Verfügung zu stellen, der den Anforderungen der Entwickler von Hochgeschwindigkeitsschaltungen gerecht wird.“

Ansys Germany GmbH

Das könnte Sie auch Interessieren